0
点赞
收藏
分享

微信扫一扫

3,Verilog中数值的表示


微信公众号:FPGA动力联盟​​

为了方便书写及符合工程师的一般习惯,verilog语言里提供了关于数字的多种进制的支持,表达式的一般格式如下图1所示:

3,Verilog中数值的表示_数值表示

图1:verilog内数值的一般表示格式

1:符号标识

 如果用户使用“+”,则表示正数;使用“-”,则表示负数;如果本部分不存在,则默认为正数。

2:位宽标识

如果本部分不存在,则在赋值时根据目的变量位宽转化。

3,进制与编码部分

     “’d”或“’D”表示十进制无符号数

     “’b”或“’B”表示二进制无符号数

     “’o”或“’O”表示八进制无符号数

     “’s|Sd”或“’s|SD”表示十进制有符号数

     “’h”或“’H”表示十六进制无符号数

     “’s|Sb”或“’s|SB”表示二进制有符号数

     “’s|So”或“’s|SO”表示八进制有符号数

     “’s|Sh”或“’s|SH”表示十六进制有符号数

 其中,带“s/S”表示数值已经用补码表示了,否则由系统转化为补码形式。

4,数值部分

       如果其他部分均不存在,则此部分默认为十进制无符号数。

下面举一些例子来说明数值的表示方法:


数值



含义



说明



4’b1001



4比特二进制无符号数



十进制数9



5’D3



5比特十进制无符号数3



十进制数3



3’b01x



3比特二进制无符号数



最后一位未知



20’d44



20比特十进制无符号数



十进制数44,高位自动0填充



12’hx



十二比特十六进制无符号数



各位均未知



16’hz



十六比特十六进制无符号数



各位均高阻



8’d-6



错误用法



非法表示



-8’d6



8比特十进制有符号数



十进制-6



4’shf



4比特十六进制有符号数



十进制-1



-4’sd15



4比特十进制有符号数



十进制1(负负得正)


上述例子中,最后4个有符号数的表示形式,我们需要好好琢磨琢磨,很有意思噢!特别是最后的“-4‘sd15’”这种表示,本来“4‘sd15”就是有符号负数,前面还有负号,最后的值其实就是1,也就是说“-4‘sd15”其实就是“4‘sd1”。

另外,大家一定要多使用数值表示的分割符 “_” (下划线),不至于看代码时眼花缭乱,分隔符可以在数值之间任意位置插入~

例如:

“8’b10011100”就可以用分隔符表示为“8’b1001_1100”

       “16’h0110” 就可以用分隔符表示为“16’h01_10”

       “10’d520” 就可以用分隔符表示为“10’d5_20”

有符号数的表示和操作在这里只是让大家浅藏辄止,莫急。后面博文中博主还会详细和大家聊聊有符号数操作需要注意的地方噢!


举报

相关推荐

0 条评论